記事 ID: 000081111 コンテンツタイプ: Product Information & Documentation 最終改訂日: 2021/08/29

インテル® Quartus® 9.1 SP1 ソフトウェアのSTRATIX IV GX/GT デバイスで PCI Express HIP Gen2 x4 または x8 デザインのリンクダウン・トレーニング・ハードウェアの問題を修正するにはどうすればよいですか?

環境

  • リセット
  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

     

    PCI Express コンパイラーを使用しているStratix® IV デバイスでリンク・トレーニングまたはダウン・トレーニングに問題が発生している場合は、インテル® Quartus® II ソフトウェア・バージョン 9.1sp1 の第 2 世代 x4 または x8 のハードウェア IP ブロック (HIP) を対象として、パッチ 1.19 をインストールしてください。このパッチは、フィジカル・メディア・アタッチメント (PMA) の Rx 信号検出ロジックを使用して、Rx シリアル・インターフェイスがロックされるまで物理コーディング・サブレイヤー (PCS) rx_digitalreset信号をリセット状態に保持します。

    このパッチは、PCI Express コンパイラー・ユーザーガイド(PDF)の第 7 章のデザイン例で使用されている 3ms 回路を置き換えます。

    このパッチをインストールした後で、PCI Express コアを再生成する必要があります。再生成されたバリアント・ポート署名は変わらないので、アプリケーション・ロジックを変更する必要はありません。

    PC 向け Quartus® II ソフトウェア・バージョン 9.1 SP1 パッチ 1.19 をダウンロードします。

    - パッチ: PC-Quartus_II-9_1_SP1-1_19.exe

    - Readme: PC-Quartus_II-9_1_SP1-1_19-README

    インテル® Quartus® II ソフトウェア・バージョン 9.1 SP1 パッチ 1.19 (Linux 用) をダウンロードしてください。

    - パッチ: Linux-Quartus_II-9.1_SP1-1.19.http

    - Readme: Linux-Quartus_II-9.1_SP1-1.19-README

     

    関連製品

    本記事の適用対象: 1 製品

    Stratix® IV GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。