記事 ID: 000081095 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Stratix GX クアッド PLL が間違ったレートで切り替えるのはなぜですか?

環境

  • PLL 数
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細 ボードが起動すると、RX PLL と TX PLL が機能するように見えますが、間違った周波数で切り替わります。これは、クアッドの VCCA ピンの電源が正しくない場合に発生する可能性があります。VCCA には 3.3V のフィルタリングされた電源が必要です。これは、3.3V を必要とするクアッドへの唯一の電源であり、残りの電源は 1.5V で動作します。よくあるエラーは、VCCA を 1.5v に接続する方法です。これにより、PLL は定数が高いが誤った周波数で切り替えます。クアッド電源の正しい接続については、Stratix GX リファレンス・ボードを参照してください。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。