記事 ID: 000081028 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

FPGA機能からの起動に関するドキュメントのエラー

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    SoC HPS v.12.1 のドキュメントでは、信号について説明しています。 (boot-from-FPGA 機能の場合)これらの信号にはアクセスできません を SoC のFPGA部分のロジックに入力します。

    解決方法

    次のドキュメントの v14.0 以降に更新します。

    • Cyclone V デバイス・ハンドブック (巻) 3: ハード・プロセッサー・システム・テクニカル・リファレンス・マニュアル(FPGA HPS コンポーネントの章のマネージャーとインスタンス化)
    • Arria V デバイス・ハンドブック Vol.3: ハード・プロセッサー システム・テクニカル・リファレンス・マニュアル(FPGA・マネージャーおよびインスタンス化) HPS コンポーネントの章)
    • Cyclone V SoC HPS のアドレス・マップとレジスターの定義
    • Arria V SoC HPS のアドレス・マップとレジスターの定義

    これらのドキュメントには 、f2h_boot_from_fpga_on_failure 信号と f2h_boot_from_fpga_ready 信号の修正された説明が含まれています。 信号が常に高く引っ張られていることを示します。

    関連製品

    本記事の適用対象: 2 製品

    Arria® V FPGA & SoC FPGA
    Cyclone® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。