クリティカルな問題
SoC HPS v.12.1 のドキュメントでは、信号について説明しています。 (boot-from-FPGA 機能の場合)これらの信号にはアクセスできません を SoC のFPGA部分のロジックに入力します。
次のドキュメントの v14.0 以降に更新します。
- Cyclone V デバイス・ハンドブック (巻) 3: ハード・プロセッサー・システム・テクニカル・リファレンス・マニュアル(FPGA HPS コンポーネントの章のマネージャーとインスタンス化)
- Arria V デバイス・ハンドブック Vol.3: ハード・プロセッサー システム・テクニカル・リファレンス・マニュアル(FPGA・マネージャーおよびインスタンス化) HPS コンポーネントの章)
- Cyclone V SoC HPS のアドレス・マップとレジスターの定義
- Arria V SoC HPS のアドレス・マップとレジスターの定義
これらのドキュメントには 、f2h_boot_from_fpga_on_failure 信号と f2h_boot_from_fpga_ready 信号の修正された説明が含まれています。 信号が常に高く引っ張られていることを示します。