記事 ID: 000081008 コンテンツタイプ: トラブルシューティング 最終改訂日: 2013/08/27

現在の強度が最小に設定されている場合、インテル® Quartus® II デザイン・ソフトウェアによって PCI IO 規格向けに IBIS モデルが生成されないのはなぜですか?

環境

    PCI
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

IBIS モデルは、PCI I/O 規格が電流強度制御をサポートしないため、最小電流強度割り当てが適用されている場合、Quartus® II の PCI I/O 規格では生成されません。

最小電流強度の割り当てが行われている場合、IBIS ファイル生成時に以下のようなフォームの警告が表示されます。

警告: パッケージピンの」の IBIS モデル>利用できません

 

 

 

 

 

 

解決方法

この問題を回避するには、PCI I/O 標準ピンに対する現在の強度割り当てを削除し、デザインを再コンパイルします。

関連製品

本記事の適用対象: 22 製品

Cyclone® IV GX FPGA
Cyclone® II FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Stratix® II GX FPGA
Stratix® II FPGA
Arria® II GZ FPGA
Stratix® III FPGA
Stratix® IV GX FPGA
Arria® II GX FPGA
Stratix® IV GT FPGA
MAX® II CPLD
MAX® II Z CPLD
HardCopy™ IV E ASIC デバイス
Arria® GX FPGA
HardCopy™ III ASIC デバイス
Cyclone® III LS FPGA
HardCopy™ IV GX ASIC デバイス
Stratix® IV E FPGA
Cyclone® III FPGA
Cyclone® IV E FPGA
Stratix® V GX FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。