記事 ID: 000081004 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

インテル® Quartus® II ソフトウェア・バージョン 9.1 の Modelsim* ゲート・レベル・シミュレーションにおける「rx_dpa_locked」信号の動作に問題がありますか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    はい。Quartus® II ソフトウェア・バージョン 9.1 の Stratix® III デバイスで altlvds MegaWizard™ で PLL キャリブレーション機能を有効にすると、Modelsim ゲートレベルのシミュレーションでは「rx_dpa_locked」信号が「高」になることはありません。これは、実際のデバイスの動作を代表するものではありません。

    解決方法

    この問題は、Quartus® II ソフトウェア・バージョン 10.0 で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® III FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。