記事 ID: 000080997 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

一部の低レイテンシー 40-100GbE IP コア・レジスター・アドレスがユーザーガイドと一致しない場合

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • イーサネット
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    低レイテンシー 40 ~ 100GbE IP コアの複数のレジスターは、 記載されている住所と一致しない実際の住所で利用可能 低レイテンシー 40 および 100Gbps イーサネット MAC および PHY MegaCore ファンクション・ユーザーガイド

    TX 統計モジュール・レジスターの実際の位置 TXSTAT_NAME_2 は0x84E

    RX 統計モジュール・レジスターの実際の位置 RXSTAT_NAME_2 は0x94E

    PTP モジュール・レジスターの実際の位置 TX_PTP_CLK_PERIOD は0xA01

    PTP モジュール・レジスターの実際の位置 TX_PTP_TOD は0xA04 0xA02

    PTP モジュールの実際の位置 TX_PTP_STATUS は次の場合 0xA05

    PTP モジュールの実際の位置 RX_TP_CLK_PERIOD は次の場合 0xB01

    解決方法

    この問題を回避するには、記載されている実際のアドレスを使用してください。 このエラーでこれらのレジスターにアクセスします。これらの実際の一部 スクラッチレジスターまたは IP コアのバリエーションを保持するために文書化されている場所 識別子の文字列。この問題が解決するまでは、以下を使用しないでください。 ユーザーガイドに記載されている目的に合わせて場所を指定してください。

    この問題は、低レイテンシー 40 のバージョン 14.0 で修正されています。 100Gbps イーサネット MAC および PHY MegaCore ファンクションを搭載しています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。