クリティカルな問題
Quartus® II ソフトウェアが VIP CVO コアのエラーをコンパイル 宣言されていない変数が原因です。
影響のある ConfigurationHappens (ビデオが表示されている場合のみ) in および out を使用すると、同じクロック オプションが有効になります。
デザインへの影響Error (10207): Verilog HDL error at alt_vipitc111_IS2Vid.v(934):
can’t resolve reference to object “rst_vid_clk_reg”.
インテル® Quartus® II でコアを正常にコンパイルできない
ソフトウェア。
- ソースファイル alt_vipitc111_IS2Vid.v ファイルを開きます。
このファイルは 次の文書で確認できます
QUARTUS_ROOTDIR/../ip/altera/clocked_video_ip/src_hdl。 - ファイルを開き、934 行目または次を含む行に移動します。
次の「
.aclr(rst_vid_clk_reg)SDI 構成。 - 「 」を削除して、この行
_regを編集します。 行を "/aclr(rst_vid_clk")" - 実行とコンパイル
この問題は今後の VIP で修正される予定です。 MegaCore ファンクション