記事 ID: 000080894 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

宣言されていない変数による VIP クロックド・ビデオ出力 (CVO) コアの Quartus® II コンパイル・エラー

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

Quartus® II ソフトウェアが VIP CVO コアのエラーをコンパイル 宣言されていない変数が原因です。

影響のある ConfigurationHappens (ビデオが表示されている場合のみ) in および out を使用すると、同じクロック オプションが有効になります。

デザインへの影響

Error (10207): Verilog HDL error at alt_vipitc111_IS2Vid.v(934): can’t resolve reference to object “rst_vid_clk_reg. インテル® Quartus® II でコアを正常にコンパイルできない ソフトウェア。

解決方法
  1. ソースファイル alt_vipitc111_IS2Vid.v ファイルを開きます。 このファイルは 次の文書で確認できます QUARTUS_ROOTDIR/../ip/altera/clocked_video_ip/src_hdl
  2. ファイルを開き、934 行目または次を含む行に移動します。 次の「 .aclr(rst_vid_clk_reg) SDI 構成。
  3. 「 」を削除して、この行 _reg を編集します。 行を " /aclr(rst_vid_clk ")"
  4. 実行とコンパイル

この問題は今後の VIP で修正される予定です。 MegaCore ファンクション

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。