記事 ID: 000080886 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Cyclone V デバイスを対象とした MPFE インターフェイスを備えた 400MHz DDR3 ハード・メモリー・コントローラーのサポートにおける制限

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

この問題は DDR3 製品に影響を与えています。

400MHz DDR3 のサポートには次の制限があります。 Cycloneをターゲットとしたマルチポート・フロントエンド搭載のハード・メモリー・インターフェイス V デバイス:

問題 1:

サンプルデザインを使用したハードウェア・テストは、たとえ Time2 でタイミング違反が報告されることはありません。

問題 2:

Avalon 64 ビット以上のデータ幅はサポートされていません。

問題 3:

単方向Avalonポートの正しい動作が未検出 検証済みです。

解決方法

これらの問題には以下の回避策が適用されます。

問題 1:

ハードメモリー間の転送のタイミング・マージンのセットアップと保持 コントローラーとコアロジックのバランスが取れない場合があります。set_min_delayを使用 間の転送のためのホールドタイムマージンを増加させる制約 ハード・メモリー・コントローラーとコア・ロジックに接続します。

この問題は今後修正される予定です。

問題 2:

32 ビットまたは 64 ビットのデータ幅Avalon使用します。

128 ビットと 256 ビットのデータ幅は今後サポートされる予定です。 バージョン。

問題 3:

この問題の回避策はありません。

単方向Avalonポートの動作が検証されます。 今後のバージョンで提供予定です。

関連製品

本記事の適用対象: 1 製品

Cyclone® V FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。