記事 ID: 000080871 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

Avalon® Memory Mapped (Avalon-MM) DMA インターフェイスを使用した PCI Express* 向けインテル® Arria® 10/Cyclone® 10 ハード IP は、シミュレーションで致命的なエラーを発生する原因がありますか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション
  • インテル® Arria® 10 Cyclone® 10 PCI Express* のハード IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェアのバージョン 19.3 以前のバージョンに問題があるため、Avalon® Memory Mapped (Avalon-MM) DMA インターフェイスを備えた PCI Express* 向け インテル® Arria® 10/Cyclone® 10 ハード IP から生成されたサンプルデザインと Modelsim* インテル® FPGA スタータ・エディションの Gen2 モードをシミュレーションする際に、上記の問題が発生する可能性があります。

    解決方法

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 19.4 以降修正されています。

    関連製品

    本記事の適用対象: 4 製品

    インテル® Cyclone® 10 GX FPGA
    インテル® Arria® 10 GT FPGA
    インテル® Arria® 10 GX FPGA
    インテル® Arria® 10 SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。