記事 ID: 000080841 コンテンツタイプ: トラブルシューティング 最終改訂日: 2020/07/10

インテル Agilex® 7 FPGA IOPLL インテル® FPGA IPを使用し、IOPLL タイプ: ファブリックフィードに設定した場合、直接および外部フィードバック補正モードはサポートされません。

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    IOPLL インテル® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

インテル Agilex 7 FPGA IOPLL インテル® FPGA IPを対象としたインテル® Quartus® Prime 開発ソフトウェア・プロ・エディション v19.3 の問題が原因です。

IOPLL インテル® FPGA IPは、IOPLL タイプがファブリックフィードに設定されているとき、直接および外部フィードバック補正モードの選択を誤って許可します。

IOPLL タイプがファブリック・フィードに設定されている場合、これら 2 つの補正モードはどちらもサポートされません。

 

 

解決方法

インテル Agilex 7 FPGA IOPLL インテル® FPGA IP®がファブリック・フィード・モードの場合、直接および外部フィードバック補正モードはサポートされません。

これらの無効なオプションは、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション v20.1 以降では削除されています。

 

関連製品

本記事の適用対象: 3 製品

インテル® Agilex™ FPGA & SoC FPGA
インテル® Agilex™ 7 FPGA & SoC FPGA F シリーズ
インテル® Agilex™ 7 FPGA & SoC FPGA I シリーズ

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。