記事 ID: 000080833 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/27

警告 (332174): altera_pci_express.sdc(275): |altpcie_a10_hip_pipen1b:altpcie_a10_hip_pipen1b|altpcie_a10_hip_pllnphy:g_xcvr.altpcie_a10_hip_pllakenphy|fpll_g1g2x1:g_pll.g_pll_g1g2x1.fpll_g1g2x1|altera_xcvr_fpll_a10:fpll_g1g2x1|tx_bonding

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • インテル® Arria® 10 Cyclone® 10 PCI Express* のハード IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    この警告は、Gen3 より低い PCI Express* プロトコルを使用するデザインでは無視できます。

    警告 (332174: altera_pci_express.sdc(275): |altpcie_a10_hip_pipen1b:altpcie_a10_hip_pipen1b|altpcie_a10_hip_pllnphy:g_xcvr.altpcie_a10_hip_pltiumphy|fpll_g1g2x1:g_pll. g_pll_g1g2x1.fpll_g1g2x1|altera_xcvr_fpll_a10:fpll_g1g2x1|tx_bonding_clocks[0] がクロックファイルと一致しなかった: altera_pcie_a10_hip_181/synth/altera_pci_express.sdc Line: 275

    関連製品

    本記事の適用対象: 2 製品

    インテル® Cyclone® 10 GX FPGA
    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。