記事 ID: 000080832 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

PCI* Express 信号のインテル® Arria® 10 ハード IP tx_out LTSSM = リカバリー速度状態でのシミュレーションにおいて、高インピーダンスに定期的に移行するのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • インテル® Arria® 10 Cyclone® 10 PCI Express* のハード IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    LTSSM がリカバリー速度状態の場合、PCI* Express のインテル® Arria® 10 ハード IP は、電気的アイドル状態に移行する前に、電気的アイドル順序セット (EIOS) を送信します。この動作は、信号を定期的に高インピーダンスに移行tx_outシミュレーションで表されます。 そのため、シミュレーションに使用されるサードパーティー製バス機能モデル (BFM) が高インピーダンスを不明なシンボルと解釈すると、ビットシーケンスが破損し、LTSSM がリカバリー速度とリカバリーロック状態に移行します。

    解決方法

    インテル® BFM および Avery* BFM を使用したシミュレーションはこの動作の影響を受けません。

    シミュレーションにサードパーティー製 BFM を使用する場合、tx_out高インピーダンスへの移行が不明なシンボルと解釈されないようにしてください。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。