記事 ID: 000080814 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/27

エラー (20263): 配置が (X、X) から (XXX、XXX) の場所で XXXX LAB、X M20Ks および X DSP の法的ソリューションを見つけられなかった。

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    使用率が高い、またはロジックロック領域が多数ある インテル® Stratix® 10 デバイス用にコンパイルする場合、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 18.1 でこのエラーが発生する場合があります。

    解決方法

    デザインの配置には、次の分立が役立つ場合があります。

    set_global_assignment -name GLOBAL_PLACEMENT_EFFORT"OPTIMIZE for HIGH UTILIZATION" (高使用率向け最適化)

    この課題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 18.1 Update 1 以降に自動的に含まれます。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。