記事 ID: 000080696 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

トリプルレート SDI TX と SD-SDI TX CANT が、Stratix II デバイスで同じクアッドに収まるのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

トリプルレート SDI TX と SD-SDI Tx を同じクアッドに適合すると、次のエラーが表示される場合があります。

エラー (164061): 制約があるため、GXB Central Control Unit"SDI_Instance:inst3|sdi_megacore_top:sdi_megacore_top_inst|sdi_txrx_port:sdi_txrx_port_gen[0].u_txrx_port|rc_gxb_tx:gen_tx_alt2gxb.u_gxb|alt2gxb:alt2gxb_component|channel_quad[0].cent_unit」をターゲットデバイスに配置することはできません。

フィッターは、両方のインスタンス PLL の論理 PLL 番号が同じであるため、エラーを報告します。これは DPRIO 有効になっている場合に生じます。ただし、SD-SDI インスタンスには pll カスケード・イネーブルがあります。この pll の入力は、トリプルレート SDI の pll で供給する必要があります。

解決方法 プロジェクト・ディレクトリーに quartus.ini ファイルを作成し、以下の設定を含めてください。farm_s2gx_dprio_bypass_pll_number_check =on

関連製品

本記事の適用対象: 1 製品

Stratix® II FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。