記事 ID: 000080600 コンテンツタイプ: トラブルシューティング 最終改訂日: 2020/04/16

ncelab: *E,CUVMUR: デザインユニット '{*Name Protected*}' のインスタンス '{*Name Protected*}' は '{*Name Protected*} で未解決です。{*Name Protected*}:{*Name Protected*}'.

環境

  • インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Quartus® Prime スタンダード・エディション・ソフトウェア・バージョン 18.1 以前の問題により、汎用シリアル・フラッシュ・インターフェイス IP を使用すると、Cadence* ゲートレベル・シミュレーションで以下のエラーメッセージFPGA表示されます。

    ncelab: *E,CUVMUR: デザインユニット '{*Name Protected*}' のインスタンス '{*Name Protected*}' は '{*Name Protected*} で未解決です。{*Name Protected*}:{*Name Protected*}'.

    ncelab: *N,CUVPRO: 上記の CUVMUR エラーメッセージで、ファイル <quartus インストール・ディレクトリー>/eda/sim_lib/cadence/cyclonev_atoms_ncrypt.v. で宣言されたモジュールで問題が発生しました。

    解決方法

    この問題を回避するには、IP の シミュレーションを有効にする 設定を手動で無効にして、ケイデンスでゲートレベルのシミュレーションを実行します。

    上記のエラーを修正すると、別のエラーが表示されます。

    エラー (抑制可能): (vopt-2732) ../simulation/submodules/gcp_infra_intel_generic_serial_flash_interface_top_0_qspi_inf_inst.sv(860): オーバーライドするモジュール パラメーター 'ENABLE_SIM_MODEL' が見つかりません

    エラーを修正するには、このナレッジ記事 (記事 ID: 000076444) を参照してください。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。