記事 ID: 000080484 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

PCI* リンク・インスペクターを有効にして PCI Express* 10 ハード IP の複数インスタンスを含むデザインを読み込む際に、システム・コンソール・ツールで複数 インテル® Stratix®のエラーが報告されるのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • Avalon-MM インテル® Stratix® 10 PCI Express* のハード IP
  • Avalon-ST インテル® Stratix® 10 PCI Express* のハード IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 20.2 の問題により、PCI* リンク・インスペクターを有効にし、PCI Express* 用の インテル® Stratix® 10 ハード IP の複数インスタンスを含むデザインを読み込む際に、以下のエラーが表示される場合があります。

    SEVERE: PHY に PRBS ソフトロジックがある場合にクエリーに失敗しました

    SEVERE: PHY のチャネル数のクエリに失敗しました

    SEVERE: PHY に ODI ソフトロジックがある場合にクエリーに失敗しました

    解決方法

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションバージョン 20.3 以降で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。