記事 ID: 000080470 コンテンツタイプ: エラーメッセージ 最終改訂日: 2019/06/04

内部エラー: サブシステム: VPR20KMAIN, File: /quartus/fitter/vpr20k/bsyn_interface/bi_bsyn.cpp, Line: 171

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション ソフトウェア・バージョン 17.1 Update 1 以降の問題により、fit ステージでこの内部エラーが表示される場合があります。この問題は、インテル® Stratix® 10 デバイスを対象とする場合にのみ発生します。

    解決方法

    この問題を回避するには、Quartus 設定ファイル (.qsf) にこの制約追加して、プロジェクト再コンパイルします。

    set_global_assignment -name PHYSICAL_SHIFT_REGISTER_INFERENCE OFF

     

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。