Quartus® Prime 開発ソフトウェア・プロ・エディション/ スタンダード・エディションのバージョン 16.0/16.1 で、VCSMX シミュレーションでALTERA_FP_FUNCTION IP で「xxxxxxxxx」という間違った結果が生じる可能性があります。
これは、デバイスのコンパイルライブラリーを生成するときに verilog の「ncrypt」ファイルがフィルタリングされるためです。
VCSMX 以外のその他のシミュレーターはこの問題には影響しません。
この問題を回避するには、シミュレーション・スクリプトにすべての *ncrypt* ファイルを追加します。
vlogan v2k $USER_DEFINED_VERILOG_COMPILE_OPTIONS $USER_DEFINED_COMPILE_OPTIONS "$QUARTUS_INSTALL_MMC/eda/sim_lib/synopsys/twentynm_atoms_ncrypt.v" -work 20nm
vlogan v2k $USER_DEFINED_VERILOG_COMPILE_OPTIONS $USER_DEFINED_COMPILE_OPTIONS "$QUARTUS_INSTALL_MMC/eda/sim_lib/synopsys/twentynm_hssi_atoms_ncrypt.v" -work twentynm_hssi
vlogan v2k $USER_DEFINED_VERILOG_COMPILE_OPTIONS $USER_DEFINED_COMPILE_OPTIONS "$QUARTUS_INSTALL_MMC/eda/sim_lib/synopsys/twentynm_hip_atoms_ncrypt.v" - work twentynm_hip
この問題は、Quartus® Prime 開発ソフトウェアの新しいリリースで修正される予定です。