記事 ID: 000080351 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

タイミング・アナライザーによって報告される インテル Stratix 10 デバイスファミリーの ROM Fmax がデータシートと異なるのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 19.4 以前のバージョンで問題が発生したため、コンパイルレポートの ROM Fmax >タイミング・アナライザー>低速 900mV 100C モデル> Fmax の概要は、インテル® Stratix® 10 デバイスのデータシートとは異なります。

例えば、インテル® Stratix® 10 デバイス・データシートの 34 ページでは、表 31 の インテル Stratix 10 デバイスのメモリーブロック性能仕様では、-E3V デバイスの ROM (MLAB) 性能が 667MHz であることを示しています。一方、インテル® Quartus® Prime Pro Edition ソフトウェア・バージョン 19.4 および eariler では「400MHz」と報告されています。

解決方法

正しい仕様については 、インテル® Stratix® 10 デバイス・データシート を参照してください。

この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 20.1 から修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® Stratix® 10 FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。