異なるバージョンの インテル® Quartus® Prime 開発ソフトウェアの互換性の問題により、MAX® V プロジェクトを 10 GX シグナル・インテグリティー開発キットからコンパイルすると、次の合成エラーインテル® Stratix®表示される場合があります。
エラー (12006): Node インスタンス「altera_pfl2_data_format_adapter」が未定義のエンティティー「pfl_ii_parallel_flash_loader_2_0_altera_pfl2_data_format_adapter_altera_pfl2_data_format_adapter」をインスタンス化します。必要なライブラリー・パスが正しく指定されていることを確認するか、指定したエンティティーを定義するか、インスタンス化を変更してください。このエンティティーがインテル FPGAまたはサードパーティーの IP を表す場合、IP の合成ファイルを生成します。
この問題を回避するには、パラレル・フラッシュ・ローダー II IP Altera開き、HDL ファイルを手動で再生成します。
この問題は、今後の開発キットのインストーラー・リリースで修正される予定です。