記事 ID: 000080277 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/10/16

Cyclone® V デバイスの概要: 既知の問題

環境

  • インテル® Quartus® Prime 開発ソフトウェア
  • I O
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    問題 75520: バージョン 2.0

    現在、デバイスの概要には、ユーザー I/O として構成可能な、未使用の電圧リファレンス (VREF) ピンが記載されています。Cyclone® V デバイスでは、VREF ピンは専用の電源ピンです。電圧リファレンス I/O 規格がバンク内で使用されていない場合、ユーザー I/O として使用することはできません。これは、正しい VREF ピンの説明を反映して、今後のリリースで修正されています。

    解決方法

    .

    関連製品

    本記事の適用対象: 6 製品

    Cyclone® V GT FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V GX FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V E FPGA
    Cyclone® V SE SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。