記事 ID: 000080267 コンテンツタイプ: エラーメッセージ 最終改訂日: 2015/12/15

エラー: **_emif_a10_hps_0: 25.0MHz の PLL リファレンス・クロック周波数は無効です。別の値を選択するか、推奨される値を使用するオプションを有効にしてください。

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

PLL リファレンス・クロック設定が I/O PLL 要件を満たしていないため、エラーメッセージが表示されます。詳細については、Arria 10 EMIF IP について、15.1 に適用される I/O PLL コンフィグレーションに関するエラッタムの新しい制限を参照してください。

 

解決方法

I/O PLL のパフォーマンスを満たすためには、より高い PLL リファレンス・クロック周波数設定を適用する必要があります。

関連製品

本記事の適用対象: 3 製品

インテル® Arria® 10 GT FPGA
インテル® Arria® 10 GX FPGA
インテル® Arria® 10 SX SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。