記事 ID: 000080229 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Arria V および Cyclone V ハード・メモリー・コントローラーのオプションが 2 チップ選択のインターフェイスで正しく機能しない場合がある

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    この問題は DDR2 および DDR3、LPDDR2、QDR II、RLDRAM に影響します。 II 製品。

    Arria V および Cyclone V デバイスでは、ハード・メモリー・コントローラーのオプション ユーザー・リフレッシュ、セルフリフレッシュ、ディープ・パワーダウンが機能しない場合 2 つのチップ・セレクトを備えたインターフェイスで正しく動作します。この問題は、 シミュレーションがハングアップする原因となり、ハードウェア上の問題が発生する場合があります。 失敗。

    解決方法

    この問題の回避策は、RTL ファイルを編集することです altera_mem_if_hard_memory_controller_top_arriav.sv (以下の Arria V デザイン) または altera_mem_if_hard_memory_controller_top_cyclonev.sv (v デザインの場合) V デザインをCyclone)、次のラインを変更します。

    .localrefreshchip ( local_refresh_chip ), .localdeeppowerdnreq ( local_deep_powerdn_req ), .localdeeppowerdnchip ( local_deep_powerdn_chip ), .localselfrfshreq ( local_self_rfsh_req ), .localselfrfshchip ( local_self_rfsh_chip ),

    宛先:

    .localrefreshchip ( local_refresh_chip_wire ), .localdeeppowerdnreq ( local_deep_powerdn_req ), .localdeeppowerdnchip ( local_deep_powerdn_chip_wire ), .localselfrfshreq ( local_self_rfsh_req ), .localselfrfshchip ( local_self_rfsh_chip_wire ),

    この問題は今後修正される予定です。

    関連製品

    本記事の適用対象: 2 製品

    Cyclone® V FPGA & SoC FPGA
    Arria® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。