記事 ID: 000080226 コンテンツタイプ: エラーメッセージ 最終改訂日: 2013/02/03

エラー: リージョンに DLL の不正な制約 (X、Y) を (X、Y): リージョン内の有効な場所はありません。

環境

    インテル® Quartus® II サブスクリプション・エディション
    PLL 数
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® II バージョン 12.1 で UniPHY ベースのメモリー・コントローラーをコンパイルする際に、上記のフィッターエラーが発生する場合があります。このエラーは、2 つの PLL 間に専用クロック・ルーティング・リソースがないために発生します。

 

解決方法

回避策は、pll_ref_clk入力と PLL の間にクロックバッファー (altclkctrl) を挿入することです。

関連製品

本記事の適用対象: 15 製品

Cyclone® V GX FPGA
Arria® V GT FPGA
Stratix® V E FPGA
Cyclone® V SE SoC FPGA
Cyclone® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Stratix® V GX FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Arria® V GX FPGA
Cyclone® V GT FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Cyclone® V E FPGA
Arria® V GZ FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。