記事 ID: 000080134 コンテンツタイプ: エラーメッセージ 最終改訂日: 2014/12/03

エラー: チャネルの不確実性は 0 以上でなければなりません

環境

    インテル® Quartus® II ソフトウェア
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

UniPHY で DDR3 SDRAM コントローラーを使用し、FPGA wiki ページ (インテル® コミュニティー) Measuring_Channel_Signal_Integrity に従って DDR3 IP GUI のボード設定タブで ISI パラメーターを計算すると、負の数になることがあります。負の数が GUI に入力されると、上記のエラーメッセージが表示されます。

解決方法

このエラー メッセージを回避するには、ISI パラメーターに負の数を計算する場合は 0 を入力します。

関連製品

本記事の適用対象: 15 製品

Arria® V GX FPGA
Cyclone® V GT FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA
Cyclone® V SX SoC FPGA
Arria® V GT FPGA
Arria® V GZ FPGA
Cyclone® V E FPGA
Cyclone® V GX FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。