記事 ID: 000080127 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Stratix読み込み DQS 信号が誤ったフェーズシフトで停止しているのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 Stratix デバイスで DQS 信号を使用する場合は、構成後、FPGAへの DLL リファレンス・クロックが常に有効であることを確認する必要があります。つまり、DLL リファレンス・クロックは、IO 規格の VIH および IOT 仕様を満たす必要があります。DLL リファレンス・クロックが指定の電圧レベルを満たしていない場合、DLL 初期化フェーズが破損し、誤ったフェーズシフト値が生じる可能性があります。DLL が自己較正している場合でも、初期化中にカウンターベース値が破損した場合、位相シフトのオフセットは不正となり、デバイスの電源を入れ直さない限り更新できません。

この問題をデバッグする際には、まず DLL リファレンス・クロックの終端を確認してください。VTT へのプルアップにより、ラインを駆動するものがない場合、DLL リファレンス・クロック信号が不確定な状態になる可能性があります。

関連製品

本記事の適用対象: 1 製品

Stratix® FPGAs

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。