記事 ID: 000079921 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

UniPHY を使用した QDR II および QDR II SRAM コントローラーの 550MHz でのタイミング違反の書き込み

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

Stratix V デバイスを 550MHz でターゲットとするデザインでは、 タイミング違反を書き込みます。

解決方法

この問題の回避策はありません。

関連製品

本記事の適用対象: 1 製品

Stratix® V FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。