記事 ID: 000079878 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/08/28

CYCLONE® IV GX EP4CGX150 および EP4CGX75 デバイスを使用する際、トランシーバー gxb_powerdown・ブロック GXBL1 の RX チャネル 0 でビットエラーが表示されるのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

デバイス内部でのカップリングが原因で、Cyclone® IV GX EP4CGX150 および EP4CGX75 デバイスを使用する際に、トランシーバー gxb_powerdown・ブロック GXBL1 の RX チャネル 0 でビットエラーが発生する場合があります。

影響を受ける可能性があるデザインは次のとおりです。

  • トランシーバー・バンク GXBL0 および GXBL1 を使用する Cyclone IV GX EP4CGX150 および EP4CGX75 デバイス
  • トランシーバー・バンク GXBL1 の RX チャネル 0 が使用されます
  • トランシーバー・バンク GXBL0 の TX チャネル 3 が使用されます
  • トランシーバー・バンク GXBL0 と GXBL1 の gxb_powerdown 信号は、独立して制御されます。

影響を受けるデザインを再同期する必要がある場合があります。

解決方法

この問題を回避するには、トランシーバー・バンク GXBL0 にgxb_powerdown信号を使用しないでください。代わりに、pll_areset、tx_digitalresetrx_analogresetおよびrx_digitalreset信号をアサートできます。

関連製品

本記事の適用対象: 3 製品

インテル® Cyclone® FPGA
Cyclone® IV FPGA
Cyclone® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。