設計で DCD コンプライアンス・テストに失敗した場合でも、以下の事項に該当する場合、システムの機能を PVT (プロセス、電圧、温度) で保証できます。
すべてのメモリータイミング・パラメーターは、メモリー速度グレードに従って EMIF IP GUI (グラフィカル・ユーザー・インターフェイス) で正しく設定されており、メモリーベンダーのデータシートを参照してください。
すべてのボードレベルのエフェクトは、[ボード設定] タブに正しく入力されます。ボードを代表するこれらの値を取得するには、HyperLynx または同様のシミュレーターを使用する必要があります。
デザイン内の EMIF タイミング解析は Time2 タイミング解析のプラスマージンです。
- Altera Quartus® II ソフトウェアの外部メモリー・インターフェイスのタイミング解析は、ISI、SSI、DQ/DQS/CK での立ち上がり / 立ち下がりモデリング、DCD などの FPGA PCB 効果、および tDQSQ、tQH、tDS、tDS、tDH、tIS、tIH、tDQSCK、メモリーキャリブレーションなどの PCB 効果を含む完全なシステムレベルの解析です。