記事 ID: 000079862 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

デザインで DCD (Duty Cycle Distortion) コンプライアンス・テストに失敗した場合、Altera EMIF (外部メモリー・インターフェイス) IP を使用する DDR タイミングに懸念がありますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

設計で DCD コンプライアンス・テストに失敗した場合でも、以下の事項に該当する場合、システムの機能を PVT (プロセス、電圧、温度) で保証できます。

すべてのメモリータイミング・パラメーターは、メモリー速度グレードに従って EMIF IP GUI (グラフィカル・ユーザー・インターフェイス) で正しく設定されており、メモリーベンダーのデータシートを参照してください。

すべてのボードレベルのエフェクトは、[ボード設定] タブに正しく入力されます。ボードを代表するこれらの値を取得するには、HyperLynx または同様のシミュレーターを使用する必要があります。

デザイン内の EMIF タイミング解析は Time2 タイミング解析のプラスマージンです。

  • Altera Quartus® II ソフトウェアの外部メモリー・インターフェイスのタイミング解析は、ISI、SSI、DQ/DQS/CK での立ち上がり / 立ち下がりモデリング、DCD などの FPGA PCB 効果、および tDQSQ、tQH、tDS、tDS、tDH、tIS、tIH、tDQSCK、メモリーキャリブレーションなどの PCB 効果を含む完全なシステムレベルの解析です。
解決方法

 

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。