記事 ID: 000079663 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

C106 トランシーバーを使用した Interlaken MegaCore ファンクション 10 レーンと 20 レーンのバリエーションに関する警告

環境

    インテル® Quartus® II サブスクリプション・エディション
    Interlaken
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

Interlaken MegaCore ファンクション 10 または 20 レーンをコンパイルする場合 トランシーバーとの差異により、次の警告メッセージが表示されます。

Warning: (Medium) Rule C106:Clock signal source should not drive registers triggered by different clock edges.

解決方法

この問題を回避する方法はありません。しかし、この問題にはデザインがありません 影響。この警告メッセージは無視してもかまいません。

この問題は、将来の Interlaken で修正される予定です。 MegaCore ファンクション

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。