記事 ID: 000079587 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Cyclone V SoC HPS デバイスで ECC が有効になっていません

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

この問題は DDR2、DDR3、および LPDDR2 製品に影響します。

Cyclone V SoC の HPS ハード・メモリー・コントローラー・インターフェイス向け HPS デバイス、インターフェイス幅 24 (16 + ECC) および 40 (32 Plus プリロード・ジェネレーターはサポートされていないため、ECC) はサポートされていません。 ECC を有効にします。

解決方法

この問題の回避策は、非 ECC インターフェイスを使用することです。 8、16、または 32 の幅。

この問題は今後のリリースで修正される予定です。

関連製品

本記事の適用対象: 1 製品

Cyclone® V FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。