記事 ID: 000079473 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Stratix III デバイス・データシートでは、表 1-35 の DCD 仕様 (Stratix III I/O ピンのデューティ・サイクルの歪み) は何に適用されますか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    なお、表 1~35 の (1) が正しくありません。DCD 仕様は、I/O にのみ適用されます。 バッファー。システム DCD には対応していません。

    解決方法

    関連製品

    本記事の適用対象: 1 製品

    Stratix® III FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。