記事 ID: 000079397 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Interlaken リファレンス・デザインを使用すると、2 サイクル幅 startofpacket (tx_ch*_datain_startofpacket) 信号が表示されるのはなぜですか?

環境

    Interlaken
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Interlaken サンプル・チャネル・クライアント・デザインのバグにより、いずれかのチャネル・クライアントが強制的にシャットダウンされた場合、もう一方のクライアントは startofpacket を 2 サイクル連続して表示します。

クライアントがメインコアに未検出の各 endofpacket 信号を提供しない場合、これにより Interlaken IP コアに断片化されたパケットが作成されます。

この問題は、サンプル・ストリーミング・クライアントのデザインに関連しており、実際の Interlaken IP コア自体には関連していません。

この問題は、Interlaken IP サンプルデザインの今後のリリースで修正される予定です。

関連製品

本記事の適用対象: 1 製品

Stratix® IV GX FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。