クリティカルな問題
デザインをコンパイルすると、DSP Builder v13.1 以降でこのエラーが表示されることがあります。 DSP Builder v13.0 以前のバージョンが Quartus® II ソフトウェア・バージョンで生成されている 13.1 以降。パイプライン・アダー・ブロック v13.1 の新しいパラメーターが原因でエラーが発生します。 この問題は、Altera DSP Builder 標準ブロックセットのみに影響します。
この問題を回避するには:
- DSP Builder で生成された HDL が保存されているディレクトリーで、 alt_dspbuilder_sLpmAddSub.vhd
- 次の行を次のジェネリックスのリストに追加します。 alt_dspbuilder_sLpmAddSub 法人宣言
\'or_aclr_inputs : boolean := true\'
注: この回避策は HDL の動作には影響しません。
この問題は、DSP Builder の今後のバージョンで修正される予定です。