記事 ID: 000079106 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Quartus® II ソフトウェア・バージョン 9.0 で生成されたStratix III IBIS モデルで、I-V および V-T 曲線の不一致エラーが発生するのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus®® II ソフトウェア・バージョン 9.0 で生成されたStratix® III IBIS モデルが IBIS 構文チェックの実行時に I-V および V-T 曲線の不一致エラーを示している場合、不正な [Voltage Range] が使用されているためです。

インテル® Quartus® II ソフトウェア・バージョン 9.0 でこのプローブを回避するには、以下の手順に従ってください。

  1. http://www.altera.com/support/devices/ibis/ibi-quartus.jspから stratixiii_quartus.zip をダウンロード 
  2. Stratix III IBIS モデルファイル < Quartus® II インストール・>/eda/ibis ディレクトリーに解凍します。
  3. Quartus® II EDA ネットリスト・ライターを再実行して、Stratix III IBIS モデルを再生成します。

この問題は、インテル® Quartus® II ソフトウェア・バージョン 9.0 SP1 以降修正されています。

関連製品

本記事の適用対象: 1 製品

Stratix® III FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。