記事 ID: 000079088 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Cyclone IV デバイスの 40MHz DCLK の一般的な値は何ですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 Cyclone® IV デバイスの場合、40 MHz DCLK の一般的な値は 33MHz です。この標準的な DCLK 周波数は、アクティブ・シリアル (AS) モードとアクティブ・パラレル (AP) モードの両方で同じです。
解決方法 これは次のように追加されます。 表 1-29 将来のバージョンの Cyclone IV デバイス・ハンドブック に記載されています。

関連製品

本記事の適用対象: 2 製品

Cyclone® IV E FPGA
Cyclone® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。