記事 ID: 000078969 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Altera 10 デバイスでAltera ソフト LVDS IP をシミュレートする際に不正なtx_outclock周波数MAX表示されるのはなぜですか?

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® II ソフトウェア・バージョン 14.1 以前では既知の問題により、MAX® 10 デバイスでAltera®・ソフト LVDS IP をシミュレーションする際に不正なtx_outclock周波数が表示される場合があります。

 

解決方法

この既知の問題はシミュレーション動作にのみ影響を与え、今後のバージョンの Quartus® II ソフトウェアで修正される予定です。

関連製品

本記事の適用対象: 1 製品

インテル® MAX® 10 FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。