記事 ID: 000078924 コンテンツタイプ: トラブルシューティング 最終改訂日: 2013/02/26

2 つの独立した 18x18 乗算器をシングル Arria® V DSP ブロックにパックできないのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • インテル® FPGA プロ・エディション向け DSP Builder IPT-DSPBUILDER
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    特定の条件下では、Quartus® II ソフトウェアは、2 つの独立した 18x18 乗算器を同じArria® V DSP ブロックにパックできない場合があります。

    解決方法

    この問題を回避するには、プロジェクト・ディレクトリーの quartus.ini ファイルに以下の行を追加します。

    fsac_ff_enable_mac_scan_chain_packing=OFF

    quartus.ini ファイルがまだない場合は、テキスト・エディターを使用して、このファイルをプロジェクト・ディレクトリーに作成してから、上の行を追加します。

    この問題は、Quartus® 13.1 で修正されています。

    関連製品

    本記事の適用対象: 9 製品

    Arria® V GT FPGA
    Arria® V GX FPGA
    Arria® V GZ FPGA
    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。