記事 ID: 000078787 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/28

クリティカル警告 (10169): verilog HDL 警告 (alt_mem_ddrx_controller.v(495): アレイポート「afi_rrank」&「afi_wrank」のポートおよびデータ宣言は、各次元で同じ範囲を指定しません

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 ALTMEMPHY IP バージョン 12.0 で DDR2 SDRAM ハイパフォーマンス・コントローラー II を使用して DDR2 SDRAM インターフェイスを実装する場合、このクリティカルな警告が表示される場合があります。 afi_rrank afi_wrank パラメーターが正しく渡されていないため、ポートサイズ宣言と不一致があります。ただし afi_rrank afi_wrank 、DDR2 コントローラーで使用されていないため、機能には影響しません。
解決方法

この問題は、Quartus® II ソフトウェア・バージョン 12.1 以降で修正されました。

関連製品

本記事の適用対象: 10 製品

Arria® II GX FPGA
Cyclone® III FPGA
Cyclone® III LS FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA
Stratix® III FPGA
Stratix® IV E FPGA
Stratix® IV GT FPGA
Stratix® IV GX FPGA
Arria® II GZ FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。