記事 ID: 000078772 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

一部のCyclone III RapidIO デザインは Time Customization タイミング・アナライザーでホールド時間要件に失敗

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

ターゲットのデータレート 3.125 Gbaud の RapidIO x1 バリエーション Timeのクリティカル警告でCyclone III デバイスをコンパイル タイミング要件が満たされていないことを示すタイミング・アナライザー 最悪の場合、ホールドのスラックはマイナスです。

これらのバリエーションは、以下を使用するタイミング要件を満たしていないので、 デフォルトの場所とルート設定、1 つを含むデザイン これらのバリエーションのうち、正しく動作しません。

解決方法

フィッター設定の [クロッキング・トポロジーの実行] をオンにします。 RapidIO デザインをコンパイルする前の配線中の分析。

この問題は RapidIO MegaCore のバージョン 10.1 で修正されています。 関数。

関連製品

本記事の適用対象: 2 製品

インテル® Cyclone® FPGA
Cyclone® III FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。