記事 ID: 000078708 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

シリアル・デジタル・インターフェイス II MegaCore デザイン・セットアップ時間違反

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

トランシーバーを必要とする SDI II 機能を有効にする場合 ビデオ規格を次のように設定するなどのリコンフィグレーション・コントローラー デュアル・スタンダードまたはトリプル・スタンダード、または Tx PLL ダイナミック・イネーブル 切り替えオプションにより、SDI II MegaCore デザインがセットアップ時間を満たしていない場合があります。 これは、同じリコンフィグレーションを共有する複数のチャネルがあるためです。 コントローラーはデバイスの 2 つの異なる側面に配置されます。

この問題は、Quartus® II ソフトウェアの SDI II MegaCore に影響を与えています。 バージョン 13.0。

解決方法

チャネルごとに場所を手動で割り当てる必要があります。 デバイスの同じ側、または近くの場所に存在すること。 一緒に。

この問題は、インテル® Quartus® II ソフトウェア・バージョン 13.1 で修正されます。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。