記事 ID: 000078680 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/28

内部エラー: サブシステム: VPR20KMAIN、ファイル: /quartus/fitter/vpr20k/altera_arch_common/altera_arch_place_delay.c、ライン: 5163

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® Prime 開発ソフトウェア・バージョン 15.1.2 以前では、 この内部エラーは、デザインのコンパイル中に作成した後で表示されることがあります。 「複数のペルソナを許可する」を使用してパーティションを設計します。


CvP (Protocol) 経由コンフィグレーション・アップデート・モードは、 Arria® 10 デバイスでサポートされています。

解決方法

[複数の人物を許可する] を有効にしたり、CvP を作成しないでください インテル® Quartus® Prime 開発ソフトウェアで Arria 10 デバイスを使用している場合のデザイン・リビジョン。

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション 16.0 以降を CvP で使用 Arria 10 CvP の第 7 章で説明されている PCIe* を介した PR による Init モード プロトコルによる初期化とパーシャル・リコンフィグレーションのユーザーガイド(PDF)

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。