記事 ID: 000078461 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

インテル® Quartus® II ソフトウェア・バージョン 9.1 は、Stratix IV GX EP4SGX530KH40 デバイスから HardCopy IV GX HC4GX35FF1517 デバイスへの移行パスでトランシーバー・クアッド GXBR2 および GXBL2 を使用できるのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル®Quartus® II ソフトウェアのバージョン 9.1 以前では、IV GX EP4SGX530KH40 デバイス®Stratix から HardCopy® IV GX HC4GX35FF1517 デバイスへの移行パスが、Stratix IV GX 適合段階における PCIe ハード IP (HIP) ブロックの使用制限を認識できない問題があります。


デザインがプロトタイプとして STRATIX IV GX EP4SGX530KH40 デバイスを搭載し、PCIe インターフェイスを備えた HardCopy IV GX HC4GX35FF1517 デバイスをターゲットとする場合、PCIe HIP ブロックを備えたトランシーバー・クアッド GXBL0、GXBL1、GXBR0、GXBR1 のみを使用します。PCIe HIP ブロックは、クアッド GXBR2 および GXBL2 では使用できません。

 

この問題は、Quartus® II ソフトウェアの今後のリリースで修正される予定です。

関連製品

本記事の適用対象: 2 製品

HardCopy™ IV GX ASIC デバイス
Stratix® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。