クリティカルな問題
Cyclone IV GX デバイスをターゲットとする CPRI IP コアのバリエーション CPRI ラインレート 1.2288、2.4576、または 3.072 Gbps で動作する場合、 TX トランスミッター・リファレンス・クロックの入力信号が正しく接続されていない 内部的。
この問題を回避するには、/altera_cpri.vhd ファイルを 編集してください。 テキストを置き換える
pll_inclk(0) => gxbref_clk
交換用テキスト付き
pll_inclk(0) => gxb_pll_inclk
次の VHDL コンポーネントのインスタンスで:
inst_cyclone4gx_1228_s_tx
inst_cyclone4gx_2457_s_tx
inst_cyclone4gx_3072_s_tx
この問題は、CPRI MegaCore ファンクションのバージョン 13.1 で修正されています。