記事 ID: 000078400 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

0.6144Gbps を超えるデータレートのCyclone IV GX CPRI IP コアの TX トランシーバー・クロック接続が間違っている

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • CPRI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    Cyclone IV GX デバイスをターゲットとする CPRI IP コアのバリエーション CPRI ラインレート 1.2288、2.4576、または 3.072 Gbps で動作する場合、 TX トランスミッター・リファレンス・クロックの入力信号が正しく接続されていない 内部的。

    解決方法

    この問題を回避するには、/altera_cpri.vhd ファイル 編集してください。 テキストを置き換える

    pll_inclk(0) => gxbref_clk

    交換用テキスト付き

    pll_inclk(0) => gxb_pll_inclk

    次の VHDL コンポーネントのインスタンスで:

    inst_cyclone4gx_1228_s_tx

    inst_cyclone4gx_2457_s_tx

    inst_cyclone4gx_3072_s_tx

    この問題は、CPRI MegaCore ファンクションのバージョン 13.1 で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。