クリティカル警告 (18234): ATX PLL:xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_instおよび:xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_instは 0 ATX PLL 間隔。ATX PLL VCO 周波数が 7.2 GHz ~ 11.4 GHz の場合、2 つの ATX PLL が同じ VCO 周波数 (100 MHz 以内) で動作する場合、6 個の ATX PLL を間隔に配置する必要があります。
インテル® Arria® 10 デザインに同じ VCO 周波数 (100 MHz 以内) で実行する 2 つ以上の ATX PLL インスタンスが含まれている場合、上記のクリティカル警告が表示される場合があります。
この問題を回避するには、ATX PLL インスタンスを同じ VCO 周波数 (100MHz) で実行し、クリティカル警告メッセージで指定された最小間隔を満たすように手動で配置することができます。
以下は QSF 制約の例です。
set_location_assignment HSSIPMALCPLL_1DB -to":xcvr_atx_pll_a10_0|a10_xcvr_atx_pll:a10_xcvr_atx_pll_inst|twentynm_atx_pll_inst"
ATX PLL 座標は、インテル® Quartus® Prime 開発ソフトウェア・チップ・プランナーから確認できます。