記事 ID: 000078203 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

20MHz 内部オシレーター・オプションが選択されている場合、Cyclone IV GX デバイスでアクティブ・シリアル・コンフィグレーション・モードを使用する場合の DCLK の実際の周波数範囲仕様は?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル® Quartus® Prime 開発ソフトウェアでデバイスおよびピンオプション20MHz 内部オシレーターを選択する場合、Cyclone® IV GX デバイスのアクティブ・シリアル (AS) コンフィグレーションにおける DCLK の周波数範囲仕様については、以下の図を使用できます。

  • 最小 10MHz
  • 標準 15MHz
  • 最大 20MHz

40MHz 内部オシレーターを選択する場合、周波数範囲については Cyclone IV デバイス・ハンドブック を参照してください。

関連製品

本記事の適用対象: 1 製品

Cyclone® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。