記事 ID: 000078173 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

カスタム・クライアント・インターフェイス・バリエーション向け 100GbE IP コアサンプルデザインはコンパイルできません

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

Quartus® II ソフトウェア v14.1 が生成するデザイン例 100Gbps の 40- 100GbE のカスタム・クライアント・インターフェイス・バリエーション IP コアは正常にコンパイルできません。

解決方法

この問題を回避するには、<example_design_project_directory>/common/alt_e100_packet_client.v ファイルで、 この行を置き換える

6’hd : status_readdata <= {16’h0,sync_rx_sernum[95:64]};

この交換ラインで

6’hd : status_readdata <= {16’h0,sync_rx-sernum[15:0]};

この問題は、40- のバージョン 14.1 Update 1 で修正されています。 100Gbps イーサネット MAC および PHY IP コア。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。