記事 ID: 000078163 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

ALTASMI_PARALLELまたは ASMI Parallel IP のロジック・エレメント・オプションにページ書き込みデータ Alteraを保存する目的は何ですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

ロジックエレメントに「ページ書き込み」データを格納 オプションがALTASMI_PARALLELで有効になっている場合、または ASMI Parallel IP をAltera®する場合、ロジックエレメントまたはALMは、専用のエンベデッド・メモリー・ブロックではなく、ページ書き込み用データをデバイスに保存するために使用されます。

このオプションを使用すると、ALTASMI_PARALLELを使用する場合や、書き込み操作で ASMI Parallel IP をAlteraする際の専用メモリーリソース使用量を削減できます。

関連製品

本記事の適用対象: 33 製品

Stratix® V GT FPGA
Stratix® V GX FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® IV GX FPGA
インテル® Cyclone® FPGA
Arria® V GZ FPGA
Cyclone® III LS FPGA
Arria® V GT FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
HardCopy™ III ASIC デバイス
Cyclone® III FPGA
HardCopy™ IV GX ASIC デバイス
Arria® II GZ FPGA
Arria® II GX FPGA
Arria® V GX FPGA
Arria® GX FPGA
Cyclone® II FPGA
Cyclone® V ST SoC FPGA
Stratix® II FPGA
Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Cyclone® V E FPGA
Cyclone® V GX FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA
Cyclone® V SE SoC FPGA
HardCopy™ IV E ASIC デバイス
Stratix® II GX FPGA
Stratix® III FPGA
Stratix® IV E FPGA
Stratix® IV GT FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。