記事 ID: 000078132 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

24 ビット未満の DDR2 デザインのCyclone V SoC HPS サポートに問題がありますか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Quartus® II ソフトウェア・バージョン 13.0sp1 以前のバージョンに問題があるため、UniPHY 対応 DDR2 SDRAM コントローラーのCyclone® V SoC HPS サポートは利用できません。幅 24 ビット未満の DDR2 SDRAM 向け HPS SDRAM コントローラーを実装するデザインは、ハードウェアでは機能しません。

    解決方法

    この問題は、インテル® Quartus® II ソフトウェアのバージョン 13.1 以降で修正されています。

    関連製品

    本記事の適用対象: 3 製品

    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。