はい。I/O ピンとして使用する場合、デュアル目的 VREF ピンをサポートするCyclone® シリーズデバイスの汎用 I/O ピンと比較して、VREF ピンの遅延が長くなります。
VREF ピンのピン・キャパシタンスは、汎用 I/O ピンよりも高いため、クロックなどの高速エッジレート信号をこれらのピンに配置しないでください。また、I/O タイミングがバスの残りの部分と一致しないため、バス内でこれらのピンを使用しないでください。
はい。I/O ピンとして使用する場合、デュアル目的 VREF ピンをサポートするCyclone® シリーズデバイスの汎用 I/O ピンと比較して、VREF ピンの遅延が長くなります。
VREF ピンのピン・キャパシタンスは、汎用 I/O ピンよりも高いため、クロックなどの高速エッジレート信号をこれらのピンに配置しないでください。また、I/O タイミングがバスの残りの部分と一致しないため、バス内でこれらのピンを使用しないでください。
1
本サイトでのすべてのコンテンツの投稿および使用には、Intel.com の利用規約が適用されます。
このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。